ordre_bg

Produkter

Ny original XQR17V16CC44V Spot Stock FPGA feltprogrammerbar Gate Array Logic Ic Chip Integrerede kredsløb

Kort beskrivelse:


Produktdetaljer

Produkt Tags

specifikationer  
Hukommelseskategori PROM
Massefylde 16777 kbits
Antallet af ord 2000 k
Bits pr. ord 8 bits
Pakketype KERAMISK, LCC-44
Pins 44
Logik familie CMOS
Forsyningsspænding 3,3V
Driftstemperatur -55 til 125 C (-67 til 257 F)

Xilinx introducerer high-density QPro™ XQR17V16-serien Radiation Hardened QML-konfigurations-PROM'er, som giver en brugervenlig, omkostningseffektiv metode til lagring af store Xilinx FPGA-konfigurationsbitstreams.XQR17V16CC44V er en 3,3V enhed med en lagerkapacitet på 16 Mb og kan fungere i enten seriel eller byte-wide tilstand.for forenklet blokdiagram af XQR17V16 enhedsarkitekturen.

Når FPGA'en er i Master Serial-tilstand, genererer den et konfigurationsur, der driver PROM'en.En kort adgangstid efter den stigende urflanke vises data på PROM DATA-udgangsbenet, der er forbundet til FPGA DIN-benet.FPGA'en genererer det passende antal clock-impulser for at fuldføre konfigurationen.Når den er konfigureret, deaktiverer den PROM.Når FPGA'en er i slaveserietilstand, skal både PROM'en og FPGA'en clockes af et indgående signal.

Når FPGA'en er i Master SelectMAP-tilstand, genererer den det konfigurationsur, der driver PROM'en og FPGA'en.Efter den stigende CCLK-kant er data tilgængelige på PROMs DATA (D0-D7) ben.Dataene vil blive klokket ind i FPGA'en på den følgende stigende kant af CCLK.Når FPGA'en er i Slave SelectMAP-tilstand, skal både PROM'en og FPGA'en clockes af et indgående signal.En friløbende oscillator kan bruges til at drive CCLK.Flere enheder kan sammenkædes ved at bruge CEO-output til at drive CE-input af følgende enhed.Klokkeindgangene og DATA-udgangene på alle PROM'er i denne kæde er forbundet med hinanden.Alle enheder er kompatible og kan kombineres med andre medlemmer af familien.Til enhedsprogrammering kompilerer enten Xilinx ISE Foundation eller ISE WebPACK-softwaren FPGA-designfilen til et standard Hex-format, som derefter overføres til de fleste kommercielle PROM-programmører.

Funktioner
• Latch-Up immun mod LET >120 MeV/cm2/mg
• Garanteret TID på 50 kRad(Si) pr. spec 1019,5
• Fremstillet på epitaksialt substrat
• 16Mbit lagerkapacitet
• Garanteret drift over det fulde militære temperaturområde: –55°C til +125°C
• Engangsprogrammerbar (OTP) skrivebeskyttet hukommelse designet til at gemme konfigurationsbitstrømme af Xilinx FPGA-enheder
• Dobbelt konfigurationstilstande
♦ Seriel konfiguration (op til 33 Mb/s)
♦ Parallel (op til 264 Mb/s ved 33 MHz)
• Enkel grænseflade til Xilinx QPro FPGA'erne
• Kaskaderbar til lagring af længere eller flere bitstrømme
• Programmerbar nulstilling af polaritet (aktiv høj eller aktiv lav) for kompatibilitet med forskellige FPGA-løsninger
• Laveffekt CMOS floating-gate-proces
• 3,3V forsyningsspænding
• Fås i keramiske CK44-pakker(1)
• Programmeringsstøtte fra førende programmørproducenter
• Designsupport ved hjælp af ISE Foundation eller ISE WebPACK softwarepakker
• Garanteret 20 års levetid dataopbevaring
Programmering
Enhederne kan programmeres på programmører leveret af Xilinx eller kvalificerede tredjepartsleverandører.Brugeren skal sikre, at den relevante programmeringsalgoritme og den seneste version af programmeringssoftwaren anvendes.Det forkerte valg kan beskadige enheden permanent.
Beskrivelse
• Latch-Up immun mod LET >120 MeV/cm2/mg
• Garanteret TID på 50 kRad(Si) pr. spec 1019,5
• Fremstillet på epitaksialt substrat
• 16Mbit lagerkapacitet
• Garanteret drift over det fulde militære temperaturområde: –55°C til +125°C
• Engangsprogrammerbar (OTP) skrivebeskyttet hukommelse designet til at gemme konfigurationsbitstrømme af Xilinx FPGA-enheder
• Dobbelt konfigurationstilstande
♦ Seriel konfiguration (op til 33 Mb/s)
♦ Parallel (op til 264 Mb/s ved 33 MHz)
• Enkel grænseflade til Xilinx QPro FPGA'erne
• Kaskaderbar til lagring af længere eller flere bitstrømme
• Programmerbar nulstilling af polaritet (aktiv høj eller aktiv
Lav) for kompatibilitet med forskellige FPGA-løsninger
• Laveffekt CMOS floating-gate-proces
• 3,3V forsyningsspænding
• Fås i keramiske CK44-pakker(1)
• Programmeringsstøtte af førende programmør
producenter
• Designstøtte ved hjælp af ISE Foundation eller ISE
WebPACK softwarepakker
• Garanteret 20 års levetid dataopbevaring


  • Tidligere:
  • Næste:

  • Skriv din besked her og send den til os