ordre_bg

Produkter

Logik & Flip Flops-SN74LVC74APWR

Kort beskrivelse:

SNx4LVC74A-enhederne integrerer to positive kant-udløste D-type flip-flops i en praktisk
enhed.
SN54LVC74A er designet til 2,7-V til 3,6-V VCC-drift, og SN74LVC74A er designet til
1,65-V til 3,6-V VCC-drift.Et lavt niveau ved de forudindstillede (PRE) eller slette (CLR) indgange sætter eller nulstiller udgangene, uanset niveauerne for de andre indgange.Når PRE og CLR er inaktive (høj), overføres data ved data (D) indgangen, der opfylder opsætningstidskravene, til udgangene på den positivt gående flanke af klokpulsen.Urudløsning sker på et spændingsniveau og er ikke direkte relateret til stigningstiden for urimpulsen.Efter holdetidsintervallet kan data på D-indgangen ændres uden at påvirke niveauerne ved udgangene.Data I/O'erne og styreindgangene er overspændingstolerante.Denne funktion tillader brugen af ​​disse enheder til nedoversættelse i et miljø med blandet spænding.


Produktdetaljer

Produkt Tags

Produktegenskaber

TYPE BESKRIVELSE
Kategori Integrerede kredsløb (IC'er)

Logik

Klipklapper

Mfr Texas Instruments
Serie 74LVC
Pakke Tape & Reel (TR)

Skær tape (CT)

Digi-Reel®

Produktstatus Aktiv
Fungere Indstil (Forudindstillet) og Nulstil
Type D-type
Udgangstype Komplementær
Antal elementer 2
Antal bits pr. element 1
Ur frekvens 150 MHz
Maks. udbredelsesforsinkelse @ V, Max CL 5.2ns @ 3.3V, 50pF
Trigger type Positiv kant
Strøm - Output høj, lav 24mA, 24mA
Spænding - Forsyning 1,65V ~ 3,6V
Aktuel – stille (Iq) 10 µA
Input Kapacitans 5 pF
Driftstemperatur -40°C ~ 125°C (TA)
Monteringstype Overflademontering
Leverandørenhedspakke 14-TSSOP
Pakke/etui 14-TSSOP (0,173", 4,40 mm bredde)
Basisproduktnummer 74LVC74


Dokumenter og medier

RESSOURCETYPE LINK
Dataark SN54LVC74A, SN74LVC74A
Udvalgt produkt Analoge løsninger

Logiske løsninger

PCN emballage Hjul 10/jul/2018

Hjul 19/apr/2018

HTML dataark SN54LVC74A, SN74LVC74A
EDA modeller SN74LVC74APWR fra SnapEDA

SN74LVC74APWR af Ultra Librarian

Miljø- og eksportklassifikationer

EGENSKAB BESKRIVELSE
RoHS-status ROHS3 kompatibel
Moisture Sensitivity Level (MSL) 1 (ubegrænset)
REACH-status REACH upåvirket
ECCN EAR99
HTSUS 8542.39.0001

Flip-Flop og Latch

KlipklapperogLåser almindelige digitale elektroniske enheder med to stabile tilstande, der kan bruges til at lagre information, og en flip-flop eller lås kan gemme 1 bit information.

Flip-Flop (forkortet som FF), også kendt som en bistabil gate, også kendt som en bistabil flip-flop, er et digitalt logisk kredsløb, der kan fungere i to tilstande.Flip-flops forbliver i deres tilstand, indtil de modtager en input-impuls, også kendt som en trigger.Når en indgangsimpuls modtages, skifter flip-flop-udgangen tilstand ifølge reglerne og forbliver derefter i denne tilstand, indtil en anden trigger modtages.

Latch, der er følsomt over for pulsniveauet, ændrer tilstand under niveauet af clock-impulsen, låsen er en niveauudløst lagerenhed, og handlingen af ​​datalagring afhænger af niveauværdien af ​​inputsignalet, kun når låsen er i aktiveringstilstand, vil outputtet ændre sig med datainputtet.Latch er forskelligt fra flip-flop, det er ikke låsende data, signalet ved udgangen ændres med inputsignalet, ligesom signalet der passerer gennem en buffer;når låsesignalet fungerer som en lås, er dataene låst, og indgangssignalet virker ikke.En latch kaldes også en transparent latch, hvilket betyder, at udgangen er transparent for indgangen, når den ikke er låst.

Forskellen mellem lås og flip-flop
Latch og flip-flop er binære lagerenheder med hukommelsesfunktion, som er en af ​​de grundlæggende enheder til at sammensætte forskellige timing logiske kredsløb.Forskellen er: låsen er relateret til alle dens indgangssignaler, når indgangssignalet ændres, er der ingen urterminal;flip-flop styres af uret, kun når uret udløses for at sample det aktuelle input, generere output.Fordi både latch og flip-flop er timinglogik, er output naturligvis ikke kun relateret til det aktuelle input, men også relateret til det tidligere output.

1. låsen udløses af niveau, ikke synkron kontrol.DFF udløses af clock edge og synkron styring.

2、latch er følsom over for inputniveauet og påvirkes af ledningsforsinkelsen, så det er svært at sikre, at outputtet ikke producerer grater;DFF er mindre tilbøjelige til at producere grater.

3, Hvis du bruger gate kredsløb til at bygge latch og DFF, latch bruger mindre gate ressourcer end DFF, hvilket er et overlegent sted for latch end DFF.Derfor er integrationen af ​​at bruge latch i ASIC højere end DFF, men det modsatte er tilfældet i FPGA, fordi der ikke er nogen standard latch-enhed i FPGA, men der er DFF-enhed, og en LATCH har brug for mere end én LE for at blive realiseret.låsen er niveauudløst, hvilket svarer til at have en aktiveringsende, og efter aktivering (på tidspunktet for aktiveringsniveauet) svarer det til en ledning, som ændres med Udgangen varierer med udgangen.I den ikke-aktiverede tilstand er at opretholde det originale signal, som kan ses og flip-flop forskel, i virkeligheden, mange gange latch er ikke en erstatning for ff.

4, bliver låsen ekstremt kompleks statisk timinganalyse.

5, på nuværende tidspunkt, bruges låsen kun i det meget avancerede kredsløb, såsom Intels P4 CPU.FPGA har låsenhed, registerenheden kan konfigureres som en låsenhed, i xilinx v2p manual vil blive konfigureret som register/låsenhed, vedhæftningen er xilinx halv skive strukturdiagram.Andre modeller og producenter af FPGA'er gik ikke for at tjekke.--Personligt tror jeg, at Xilinx er i stand til direkte at matche altera kan være mere besvær, for et par LE at gøre, dog ikke Xilinx enhed, hver skive kan konfigureres sådan, alteras eneste DDR-interface har en speciel låsenhed, generelt kun højhastighedskredsløb vil blive brugt i låsedesignet.altera's LE er ingen låsestruktur, og kontroller sp3 og sp2e, og andre ikke at kontrollere, manualen siger, at denne konfiguration er understøttet.Udtrykket wangdian om altera er rigtigt, alteras ff kan ikke konfigureres til at låse, den bruger en opslagstabel til at implementere låsen.

Den generelle designregel er: undgå lås i de fleste designs.det vil lade dig designe timingen er færdig, og det er meget skjult, ikke-veteran kan ikke finde.lås den største fare er ikke at filtrere grater.Dette er ekstremt farligt for det næste niveau af kredsløbet.Så længe du kan bruge D flip-flop plads, skal du derfor ikke bruge låsen.


  • Tidligere:
  • Næste:

  • Skriv din besked her og send den til os